安檢設備嵌入式硬件平台設計(PDF 82頁)內容簡介
1. VG A testle d.。
內部複位和指示模塊
1. 底 層 驅動程序
1. 掃 描 尋址模塊設計
1. 接 口 框圖
1. 接 口 框圖 (圖4-22)
1. 模 塊化 設計完成基本功能
1. 金 屬 探測技術12)
1.1.1國際安全形勢
1.1.2全球安檢係統技術背景
1.1安檢係統緒論
1.2.1嵌入式係統介紹
1.2嵌入式係統應用背景
1.3.1課題 目標和意義
1.3.2論文工作和論文結構
1.3課題研究
1.功 能 框 圖
1.接口設計(圖3-16)
2. 固 定 的32位指令
2. 操 作 係統
2. 數 據 愉入通道設計
2. 方 案 結構二
2. 曲 pl lO.----PLL
2. 集 裝 箱檢查係統
2.1 ARM體係結構
2.1.1 RISC處理器
2.1.2 ARM 的曆史
2.1.3 ARM設計思想
2.1.4 ARM體係結構精要
2.2 ARM9處理器A丁91 RM9200介紹
2.2.1 ARM920T內核
2.2.2 AT91RM9200
2.5.1嵌入式係統軟件
2.5.2 ARM編程技術概要
3.1.1 Altera公司的Cyclone係列FPGA
3.1.2高精低速柳數轉換器件AD7862
3.1數據采集和與處理中的主要器件
3.2.1歸一化和灰度變換設計
3.2預處理模塊
3.3 V下的330MIPS的轉換速率。ADV7125
3.3 地 址 指令格式
3.3.1雙緩衝方案的設計
3.3.2 FIFO設計
3.3.3緩衝技術小結
3.4.1數據采集部分的基本原理和參數設計
3.4.2嵌入式處理器數據接收部分接口設計
3.4.3嵌入式處理器數據處理基本方案
3.4嵌入式安檢 設備的數據采集方案設計
3.T hu mb 16位指令集使代碼密度提高 30%
3.習刁.US
3.工作 流程描述
3.時序
3.時序圖(圖4-25)
300居裏的鑽60作為探測源,可將單次檢查劑量控製在IOusv以下Isl
320個),而數據的采集形式如圖3-15左所示
4. 離 子探 測和色相氣譜 分析技術
4.1 VGA顯示原理
4.1.1 VGA顯示基本原理
4.1.4一般的VGAC解決方案 分析
4.2.1 Cyclone係統FPGA
4.2.2 VGA驅動芯片ADV7125
4.2主要器件介紹
4.3.1指標參數
4.3.2係統結構 分析
4.3基於FPGA的VGA驅動模塊結構
4.4.1變址掃描思想
4.4.2基本概念引入和基本數據組織方法
4.4.3從左往右移動算法
4.4.4從右往左移動算法
4.4掃描算法的實現[311
4.5 VGAC模塊的FPGA硬件設計
4.5.1設計 目標和核心任務綜述
4.5.2各功能模塊設計說明
4.5.4 Wr ITeRAM.一讀寫時序和數據流控製模塊
4.5.5 Wr ITe Address.v- 寫地址產生邏輯
4.5.6 Scane Address.一掃描地址產生邏輯
4.5.7 Scan Timing.。掃描時序控製單元
4.5.8其它功能模塊
4.6 VGAC的嵌入式處理器控製 流程
4.6.1初始化 流程
4.6.2 VGAC的控製 流程
..............................
1. 底 層 驅動程序
1. 掃 描 尋址模塊設計
1. 接 口 框圖
1. 接 口 框圖 (圖4-22)
1. 模 塊化 設計完成基本功能
1. 金 屬 探測技術12)
1.1.1國際安全形勢
1.1.2全球安檢係統技術背景
1.1安檢係統緒論
1.2.1嵌入式係統介紹
1.2嵌入式係統應用背景
1.3.1課題 目標和意義
1.3.2論文工作和論文結構
1.3課題研究
1.功 能 框 圖
1.接口設計(圖3-16)
2. 固 定 的32位指令
2. 操 作 係統
2. 數 據 愉入通道設計
2. 方 案 結構二
2. 曲 pl lO.----PLL
2. 集 裝 箱檢查係統
2.1 ARM體係結構
2.1.1 RISC處理器
2.1.2 ARM 的曆史
2.1.3 ARM設計思想
2.1.4 ARM體係結構精要
2.2 ARM9處理器A丁91 RM9200介紹
2.2.1 ARM920T內核
2.2.2 AT91RM9200
2.5.1嵌入式係統軟件
2.5.2 ARM編程技術概要
3.1.1 Altera公司的Cyclone係列FPGA
3.1.2高精低速柳數轉換器件AD7862
3.1數據采集和與處理中的主要器件
3.2.1歸一化和灰度變換設計
3.2預處理模塊
3.3 V下的330MIPS的轉換速率。ADV7125
3.3 地 址 指令格式
3.3.1雙緩衝方案的設計
3.3.2 FIFO設計
3.3.3緩衝技術小結
3.4.1數據采集部分的基本原理和參數設計
3.4.2嵌入式處理器數據接收部分接口設計
3.4.3嵌入式處理器數據處理基本方案
3.4嵌入式安檢 設備的數據采集方案設計
3.T hu mb 16位指令集使代碼密度提高 30%
3.習刁.US
3.工作 流程描述
3.時序
3.時序圖(圖4-25)
300居裏的鑽60作為探測源,可將單次檢查劑量控製在IOusv以下Isl
320個),而數據的采集形式如圖3-15左所示
4. 離 子探 測和色相氣譜 分析技術
4.1 VGA顯示原理
4.1.1 VGA顯示基本原理
4.1.4一般的VGAC解決方案 分析
4.2.1 Cyclone係統FPGA
4.2.2 VGA驅動芯片ADV7125
4.2主要器件介紹
4.3.1指標參數
4.3.2係統結構 分析
4.3基於FPGA的VGA驅動模塊結構
4.4.1變址掃描思想
4.4.2基本概念引入和基本數據組織方法
4.4.3從左往右移動算法
4.4.4從右往左移動算法
4.4掃描算法的實現[311
4.5 VGAC模塊的FPGA硬件設計
4.5.1設計 目標和核心任務綜述
4.5.2各功能模塊設計說明
4.5.4 Wr ITeRAM.一讀寫時序和數據流控製模塊
4.5.5 Wr ITe Address.v- 寫地址產生邏輯
4.5.6 Scane Address.一掃描地址產生邏輯
4.5.7 Scan Timing.。掃描時序控製單元
4.5.8其它功能模塊
4.6 VGAC的嵌入式處理器控製 流程
4.6.1初始化 流程
4.6.2 VGAC的控製 流程
..............................
安檢設備嵌入式硬件平台設計(PDF 82頁)簡介結束